實驗一基本數位電路

文章推薦指數: 80 %
投票人數:10人

operation, and a user-supplied external pull-up resistor shared by all the connected gates, cause pull-up to logic 1. (2) NOR gate 和OR gate 。

7.分析NAND與NOR ... 實驗一 基本數位電路 實驗目的 讓大家利用基本邏輯電路的實做來印證在課堂上所學得的知識,藉此來瞭解數位電路的特性,以及電路運作的情形。

問題討論 1.請繪出NAND與AND閘的真值表 NAND(C為Output)   A B C 0 0 1 0 1 1 1 0 1 1 1 0 AND(C為Output)   A B C 0 0 0 0 1 0 1 0 0 1 1 1 2.請繪出NOR與OR閘的真值表 NOR(C為Output)   A B C 0 0 1 0 1 0 1 0 0 1 1 0 OR(C為Output)   A B C 0 0 0 0 1 1 1 0 1 1 1 1 3.請繪出NOR邏輯電路的     A.邏輯方程式、符號     B.開關等效電路     C.開關與電晶體NOR電路     D.圖騰柱輸出的TTLNOR電路     E.CMOSNOR閘電路   4.請用全NAND閘設計F=AB+CD的電路 5.請用全NOR閘設計F=AB+CD的電路 6.請說明何謂開集極電路?TTLIC中有哪些是開集極輸出的?   (1)Anopen-collectorcircuitcontainsapull-downtransistor whichpullsthelogicleveltozerobyohmicorclamp        operation,andauser-supplied externalpull-upresistorsharedbyalltheconnectedgates,causepull-up tologic1.   (2)NORgate和ORgate。

                                            7.分析NAND與NOR的特性,並與實驗結果相比對。

NAND只有在當兩個接腳都為High時,輸出才會為Low,其他情況下輸出都為Low。

而NOR則是只有在兩個接腳都為Low時,輸出才為High,其他情況輸出都是Low。

實驗過程中是以LED的亮暗來看出輸出的High跟Low,而所得到的數據跟問題一、二所 寫的真值表結果相同。

8.TTLIC的輸入腳為空接時,電路會如何識別該接腳的準位?請以NAND電路為例說明之。

TTLIC的輸入腳為空接時,電路會將該接腳的準位視為高電位。

以NAND閘為例,當兩輸入腳皆空接時,輸出將為低電位。

9.請參考下圖,圖(a)的輸入如圖(b)所示,請繪出各閘之輸出波形。

回首頁



請為這篇文章評分?